Skip to main content Skip to main navigation

Projekte

Zeige Ergebnisse 1 bis 3 von 3.
  1. SIGN-HEP – Open-Source-Chipdesign-Infrastruktur als Lern- und Wettbewerbsplattform für Studierende und junge Talente

    SIGN-HEP – Open-Source-Chipdesign-Infrastruktur als Lern- und Wettbewerbsplattform für Studierende und junge Talente

    Um das Innovationsökosystem beim Chipdesign in Deutschland zu stärken und mehr junge Menschen für das wichtige Arbeitsgebiet der Halbleiter- und Chip-Entwicklung zu gewinnen,wird im Rahmen des Vorhabe

  2. ECXL – Eine erweiterbare und konsistente ebenenübergreifende RISC-V Verifikationsplattform

    ECXL – Eine erweiterbare und konsistente ebenenübergreifende RISC-V Verifikationsplattform

    Ziel des Projektes ECXL ist die Entwicklung einer Entwurfs- und Verifikationsplattform für RISC-V-basierte Systeme. Die Verifikationsplattform erlaubt die Modellierung auf der abstrakten elektronische

  3. VerSys – Eine konsistente Verifikationsplattform  zur frühen Softwareentwicklung für RISC-V-basierte Systeme

    VerSys – Eine konsistente Verifikationsplattform zur frühen Softwareentwicklung für RISC-V-basierte Systeme

    Ziel des Projektes VerSys ist die Entwicklung einer konsistenten Entwicklungsplattform für die frühzeitige Software-Entwicklung auf Basis der RISC-V-Technologie, einer Befehlssatzarchitektur für Mikro